# Semestrální projekt č.1: Jednocyklový procesor

## Semestrální projekt č.1: Jednocyklový procesor

### Základní návrh

Navrhněte a popište v jazyce Verilog jednoduchý 32-bitový procesor. Procesor musí podporovat následující instrukce: add, sub, and, or, slt, addi, lw, sw, beq, jal, jr, addu.qb a addu\_s.qb. Procesor po resetu začne vykonávat instrukce od adresy 0x00000000. Procesor je připojený k instrukční a datové paměti dle obrázku níže.



| Instruction | Syntax            | Operation                                                                              | Encoding                 | Note |
|-------------|-------------------|----------------------------------------------------------------------------------------|--------------------------|------|
| add         | add d, s, t       | d = s + t;                                                                             | 0000 00ss ssst tttt dddd |      |
|             |                   |                                                                                        | d000 0010 0000           |      |
| sub         | sub d, s, t       | d = s - t;                                                                             | 0000 00ss ssst tttt dddd |      |
|             |                   |                                                                                        | d000 0010 0010           |      |
| and         | and d, s, t       | d = s & t;                                                                             | 0000 00ss ssst tttt dddd |      |
|             |                   |                                                                                        | d000 0010 0100           |      |
| or          | or d, s, t        | d = s   t;                                                                             | 0000 00ss ssst tttt dddd |      |
|             |                   |                                                                                        | d000 0010 0101           |      |
| slt         | slt d, s, t       | d = (s <t) 0;<="" 1="" :="" ?="" td=""><td>0000 00ss ssst tttt dddd</td><td></td></t)> | 0000 00ss ssst tttt dddd |      |
|             |                   |                                                                                        | d000 0010 1010           |      |
| addi        | addi t, s,<br>imm | t = s + imm;                                                                           | 0010 00ss ssst tttt iiii |      |
|             |                   |                                                                                        | iiii iiii iiii           |      |
| lw          | lw t,             | t = MEM[s + offset];                                                                   | 1000 11ss ssst tttt iiii |      |
|             | offset(s)         |                                                                                        | iiii iiii iiii           |      |
| sw          | sw t,             | MEM[s + offset] = t;                                                                   | 1010 11ss ssst tttt iiii |      |
|             | offset(s)         |                                                                                        | iiii iiii iiii           |      |
| beq         | beq s, t,         | if s==t                                                                                | 0001 00ss ssst tttt iiii |      |
|             | offset            | then PC=PC+4+(offset <<                                                                | iiii iiii iiii           |      |

|           |                      | 2);<br>else PC=PC+4;                                   |                                            |                                                              |
|-----------|----------------------|--------------------------------------------------------|--------------------------------------------|--------------------------------------------------------------|
| jal       | jal target           | \$31=PC+4;<br>PC=(PC & 0xf0000000)  <br>(target << 2); | 0000 11ii iiii iiii iiii<br>iiii iiii iiii | this do not match original MIPS32                            |
| jr        | jr s                 | PC = s;                                                | 0001 11ss sss0 0000 0000<br>0000 0000 1000 | this do not match original MIPS32, opcode changed            |
| addu.qb   | addu.qb d,<br>s, t   | $d_{31:24} = s_{31:24} + t_{31:24}$ ; etc.             | 0111 11ss ssst tttt dddd<br>d000 0001 0000 | Element-wise addition of two vectors of unsigned byte values |
| addu_s.qb | addu_s.qb<br>d, s, t | $d_{31:24} = sat(s_{31:24} + t_{31:24});$ etc.         | 0111 11ss ssst tttt dddd<br>d001 0001 0000 | with saturation                                              |

Poznámka: Písmena **d**, **s** a **t** odkazují na hodnoty uložené v těchto registrech.

### Rozšířený návrh

Přidejte do procesoru podporu pro následující instrukce: sllv, srlv, srav a j.

| Instruction S | Syntax                             | Operation                         | Encoding                           | Note                    |
|---------------|------------------------------------|-----------------------------------|------------------------------------|-------------------------|
| sllv sl       | llydte                             | d = t << s;                       | 0000 00ss ssst tttt dddd dxxx xx00 |                         |
| SIIV SI       | iiv u, t, s                        | u - t \ \ 5,                      | 0100                               |                         |
| orly or       | rlydta                             | d = (unaignad)t >> a.             | 0000 00ss ssst tttt dddd d000 0000 |                         |
| srlv sr       | srlv d, t, s d = (unsigned)t >> s; |                                   | 0110                               |                         |
| sr            | rav d, t,                          | d = (signed)t >> s;               | 0000 00ss ssst tttt dddd d000 0000 | The sign bit is shifted |
| srav<br>s     |                                    |                                   | 0111                               | in.                     |
|               | j target                           | PC=(PC & 0xf0000000)   (target << | 0000 10ii iiii iiii iiii iiii      |                         |
| j jt          |                                    | 2);                               | iiii                               |                         |

Pozor na pořadí operandů! Poznámka: Odevzdávací systém testuje tyto instrukce postupně. V případě, že narazí na nesprávnou implementaci, nepokračuje v testování a vypíše počet bodů. Protože se jedná o rozšířený návrh, již neposkytuje nápovědu.

### **Program**

Napište program v jazyce C, který vzestupně seřadí pole celých čísel (jedno číslo má délku 32 bitů, může být i záporné). Program bude používat funkci sort() s následujícím prototypem:

```
void sort(int *address, int N);
```

Můžete použít libovolný algoritmus řazení. Přeložte tento program do jazyka symbolických adres a následně do strojového kódu. Používejte volací konvenci O32. Předpokládejte, že adresa pole čísel je uložena v paměti na adrese 0x0000000C a počet prvků v poli je uložen v paměti na adrese 0x00000008.

### Hodnocení semestrální práce

Popis Bodování

Základní návrh v jazyce Verilog 12

Rozšířený návrh: sllv, srlv, srav, j 1 bod/instrukci, celkem: 4

Program 9

Semestrální práce by měla být odevzdána do konce 8. týdne semestru. Každý započatý týden zpoždění je penalizován ztrátou dvou bodů. Odevzdání po 13. týdnu není možné.



Váš program musí být otestován na Vašem CPU, jinak se nehodnotí. Jinými slovy, 9 bodů za program můžete získat pouze tehdy, pokud odevzdáte popis CPU, na kterém tento program běží a generuje očekávané výsledky (seřadí pole v paměti). Body za program můžete získat i tehdy, není-li Váš CPU zcela korektní.

## Způsob odevzdání semestrální práce

Vaše řešení (zabalené v zip archivu) odevzdejte přes <a href="http://biaps.fit.cvut.cz/first\_semestral\_project/index.php">http://biaps.fit.cvut.cz/first\_semestral\_project/index.php</a> V případě problémů, můžete Vaše řešení poslat na email cvičícího (pokud jste nevyčerpali všechny pokusy).

CELKEM je k dispozici 7 pokusů. V systému se uchovává pouze poslední pokus.

#### Základní a rozšířený návrh

Popis CPU uložte do jednoho souboru. Název souboru musí být následující: **Surname\_GivenName\_CPU.v** (bez diakritiky, čili bez háčků a čárek). Všechny moduly, které potřebujete, popište v rámci tohoto souboru.

Použijte následující šablonu. Nazvy vstupů a výstupů neměňte.

```
module processor( input clk, reset, output [31:0] PC, input [31:0] instruction, output WE, output [31:0] address_to_mem, output [31:0] data_to_mem, input [31:0] data_from_mem);
```

```
//... write your code here ...
endmodule
//... add new modules here ...
```



Odevzdávejte pouze popis CPU. Nepřikládejte popis dalších komponent (data memory, instruction memory, etc.).

#### **Program**

Uložte Váš program v jazyku symbolických adres do jednoho souboru. Jméno souboru musí být následující: **Surname\_GivenName\_prog1.asm** . Program ve strojovém kódu (hexadecimální formát) musí být uložen v dalším souboru, kde každá instrukce začíná na novém řádku. Jméno souboru musí být následující:

Surname\_GivenName\_prog1.hex



Vsechny odevzdavane soubory zabalte do zip archivu. Nevytvarejte slozky a podslozky v tomto archivu. Archiv musi obsahovat POUZE odevzdavane soubory.

#### Pomůcka

Pro vygenerování strojového kódu lze použít simulátor MARS používaný na cvičeních. Je vhodné použít textový formát, kde každá instrukce je uvedena hexadecimálně, samostatně v každém řádku souboru. Postup ilustruje následující obrázek. Pozor, je MARS používá instrukční sadu MIPS32, která se od naší nepatrně liší - viz výše uvedenou definici instrukcí.



Dále můžete použít následující moduly a modifikovat je dle libosti. Nebudou součástí Vašeho řešení ani je neodevzdávejte.

```
module top (
                input
                              clk, reset,
                output [31:0] data to mem, address to mem,
                output
                              write enable);
        wire [31:0] pc, instruction, data from mem;
        inst mem imem(pc[7:2], instruction);
        data_mem dmem(clk, write_enable, address_to_mem, data_to_mem, data_from_mem);
        processor CPU(clk, reset, pc, instruction, write enable, address to mem, data to mem, data from mem
endmodule
module data_mem (input clk, we,
                 input [31:0] address, wd,
                 output [31:0] rd);
        reg [31:0] RAM[63:0];
        initial begin
                $readmemh ("memfile data.hex",RAM,0,63);
        end
```

Pro simulaci můžete použít následující modul:

```
module testbench();
        reg
                    clk;
                    reset;
        wire [31:0] data_to_mem, address_to_mem;
        wire
                    memwrite;
        top simulated_system (clk, reset, data_to_mem, address_to_mem, write_enable);
        initial begin
                $dumpfile("test");
                $dumpvars;
                reset<=1; # 2; reset<=0;
                #100; $finish;
        end
        // generate clock
        always begin
                clk<=1; # 1; clk<=0; # 1;
        end
endmodule
```

Semestrální projekt č.1: Jednocyklový procesor tutorials/05/semester\_project\_cz.adoc, poslední změna 2730f63d (2. 12. 2019 v 16:17, lng. Michal Štepanovský, Ph.D)

pipeline